- INSTRUMENTO Posgrados Nacionales (Maestría / Doctorado)
- BENEFICIARIO Mariana Siniscalchi Berisso : Facultad de Ingeniería
- DEPARTAMENTO No Corresponde
- SUBSIDIO UYU 885600
- FECHA DE INICIO 01.04.2016
- DURACIÓN 36 meses
- AÑO CONVOCATORIA 2015
- CÓDIGO POS_NAC_2015_1_109743
- FASE CERRADO
- ESTADO Terminado
Con el crecimiento de las TICs, es imperativa la reducción del consumo no sólo de los dispositivos portátiles, sino de todos los dispositivos electrónicos de uso masivo. La reducción de la tensión de alimentación ha sido la forma más eficaz para mejorar la eficiencia energética de los bloques digitales de circuitos electrónicos. En particular los osciladores constituyen un bloque que está presente en todos estos sistemas, puesto que tiene aplicación a cualquier circuito que requiera sincronismo. Se analizará y profundizará en la optimización de osciladores y sintetizadores de frecuencia de bajo consumo y baja tensión de alimentación, basados en tecnología CMOS 130nm. Se estudiará en profundidad el estado del arte y analizarán arquitecturas de osciladores, para seleccionar una y realizar el proceso de diseño y optimización, incluyendo simulaciones. En particular se harán estudios de ruido, considerado un parámetro fundamental del desempeño del oscilador. Se fabricará el dispositivo y se realizará la correspondiente caracterización y evaluación del comportamiento en contraste con el diseño. Se pretende realizar una contribución al estado del arte en cuanto a metodologías de diseño, así como en relación con el resultado en sí: obtener un oscilador alimentado a una tensión que desafíe las alternativas actuales y presente ventajas en el desempeño.